

# PRÀCTICA 5: DISSENY DEL CAMI DE DADES

## Sergi Carol Bosch i Enric Lenard Uró

Grau en Enginyeria de Sistemés TIC

**Arquitectura de Computadors** 

Curs 2013-14, Grup 10, G12 de pràctiques

Realització de la pràctica: 12/05/2014

Lliurament del treball: 26/05/2014

# REALITZACIÓ PRÀCTICA

En aquesta pràctica l'alumne ha de completar el disseny del processador que s'ha estudiat a classe. En les practiques anteriors s'han desenvolupat els elements més importants del camí de dades: l'ALU, el banc de registres, el comptador de programa i la unitat de control.

La resta d'elements que s'han d'incloure son els que observem en l'esquema següent, que es faciliten en el fitxer PRAC5.zip.



#### **MICROPROCESSADOR (MP)**

Dissenyem el codi de programa que realitza el funcionament desitjat, creant les entrades i sortides necessàries.

Primer realitzem l'entitat, on les seves entrades estaran formades per un RESET i una senval de CLOCK.

Posteriorment adjuntem tot els arxius anteriors i creem les senyals necessàries per la seva correcta execució.

Finalment definim tots els components dels arxius anteriors (ALU, BancRegistre, CP i UC) utilitzant el PORT MAP.

ADJUNTAT DOCUMENT PDF AMB EL CODI

#### **TEST BENCH MP**

A continuació comprovem mitjançant la simulació que el disseny funciona correctament. Realitzem un test bench simple, format per un clock i un reset, on posteriorment afegirem els senyal necessaris per veure transició d'estats a la gràfica.

```
44
       il : Microprocessador
45 <del>-</del>
       PORT MAP (
46
     -- list connections between master ports and signals
47
        CLK => CLK,
48
        Reset => Reset
49
       );
50 ☐init : PROCESS
     -- variable declarations
52
     BEGIN
53
             -- code that executes only once
    WAIT;
54
    -END PROCESS init;
56 ⊟clock : PROCESS
    BEGIN
57
        CLK <= '0';
58
59
       WAIT FOR 50 ns;
60
        CLK <= '1';
       WAIT FOR 50 ns;
61
    end process clock;
62
   ⊟always : PROCESS
63
64 ☐-- optional sensitivity list
65
     -- (
              )
     -- variable declarations
67
     BEGIN
68
        RESET <= '1';
69
70
        WAIT FOR 120 ns;
71
        RESET <= '0';
72
       WAIT FOR 20 us;
73
     WAIT;
74
             -- code executes for every event on sensitivity list
75
     WAIT;
    -END PROCESS always;
END Microprocessador_arch;
76
77
78
```

# SIMULACIÓ GRÀFICA MC

- <u>Grafica 0x00 ori \$7, \$0, 64 ("0011010000000111000000000000000"</u>), -- 0x00 ori \$7, \$0, 64 (0x34070040)



- **Grafica 0x04 ori \$8, \$0, 72** ("001101000000100000000000000000"), -- 0x04 ori \$8, \$0, 72 (0x34080048)



- **Grafica 0x08 ori \$9, \$0, 96** ("0011010000001001000000001100000"), -- 0x08 ori \$9, \$0, 96 (0x34090060)



- **Grafica 0x0C lw \$10, 0(\$7)** ("100011001110101000000000000000"), -- 0x0C lw \$10, 0(\$7) (0x8CEA0000)



- **Grafica 0x10 add \$12, \$0, \$0** ("000000000000000011000000"), -- 0x10 add \$12, \$0, \$0 (0x0006020)



- Grafica 0x14 lw \$11, 0(\$8) ("1000110100001011000000000000000"), -- 0x14 lw \$11, 0(\$8) (0x8D0B0000) 00000001011011000110000000100000 co
func
l\_sor1
l\_sor2
e\_reg
l\_mem
e\_mem
e\_mar
l\_mdr
e\_mir
l\_pc
e\_pc
pc\_sup
l\_desp1
l\_desp2
l\_extsign
l\_desp2
l\_extsign
l\_acc
Tancar
op\_alu
Alu\_op1
DB2
Resultat\_ALU (100011 000000 000000 100000 01100 00000014 Dades\_RAM
Dades\_Out\_Ra
DB3 34070040 016C6020 34070040 ZZZZZZZZ 00000048 016C6020 ContingutPC
LecturaPC
Reg7
Reg8
Reg9
Reg10
Reg11
Reg12 00000014 0000001C 

- Grafica 0x18 add \$12, \$11, \$12 ("00000001011011000110000000100000"), -- 0x18 add \$12, \$11, \$12 (0x016C6020)



- Grafica Ox1C addi \$10, \$10, -1 ("001000010100101111111111111111"), -- 0x1C addi \$10, \$10, -1 (0x214AFFFF)



- **Grafica 0x20 addi \$8, \$8, 4** ("0010000100001000000000000000000"), -- 0x20 addi \$8, \$8, 4 (0x21080004)



- **Grafica 0x24 slt \$13, \$0, \$10** ("000000000001010011010000010101"), -- 0x24 slt \$13, \$0, \$10 (0x000A682A)



- Grafica 0x28 bne \$0, \$13, bucle ("0001010000001101111111111111010"), -- 0x28 bne \$0, \$13, bucle (0x140DFFFB)



- **Grafica 0x2C sw \$12, 0(\$9)** ("10101101001011000000000000000"), -- 0x2C sw \$12, 0(\$9) (0xAD2C0000)



### **TAULA CONTINGUT MC**

Omplim la taula amb el contingut dels 3 Busos i dels registres utilitzats pel programa en l'última fase de l'última instrucció.

|             | VALOR (hex) |
|-------------|-------------|
| BUS 1       | 0x60        |
| BUS 2       | 0x721       |
| BUS 3       | 0x60        |
| Registre 7  | 0x40        |
| Registre 8  | 0x5C        |
| Registre 9  | 0x60        |
| Registre 10 | 0x00        |
| Registre 11 | 0x16D       |
| Registre 12 | 0x721       |
| Registre 13 | 0x00        |

#### **CODI ASSEMBLADOR**

.data 0x .word

. text 0x00000000

0x00 ori \$7, \$0, 64

0x04 ori \$8, \$0, 72

0x08 ori \$9, \$0, 96

0x0C lw \$10, 0(\$7)

0x10 add \$12, \$0, \$0

0x14 lw \$11, 0(\$8)

0x18 add \$12, \$11, \$12

0x1C addi \$10, \$10, -1

0x20 addi \$8, \$8, 4

0x24 slt \$13, \$0, \$10

0x28 bne \$0, \$13, bucle

0x2C sw \$12, 0(\$9)